[製品資料]
REV2: APEX20K/20KEに対応した基板です
CSP-021B/C |
内容 | タイプ | サイズ | 日付 | 備考 |
回路図 | 68K | 2004/08/02 | ||
マニュアル | 301K | 2005/03/10 | 第9版 | |
基板図 | 976K | 2002/10/15 | ||
ピン情報 | EXCEL | 259K | 2002/05/10 |
使用PLL-ICの設定
ブレッドボード/学習ボードの外部拡張について
誤植情報:
第8版以前: クロック設定のJP2の設定表に誤りが有ります。
正しくは下記のとおりです。
JP1=オープン | |||||
JP2:いずれかショート (同時ショート禁止) |
1-2間 | 3-4間 | 5-6間 | 周波数 | |
SHORT | - | - | 80 MHz | ||
- | SHORT | - | 20 MHz | ||
- | - | SHORT | 40 MHz |
JP1=ショート | |||||
JP2:いずれかショート (同時ショート禁止) |
SHORT | - | - | 66 MHz 出荷時 |
|
- | SHORT | - | 16.5MHz | ||
- | - | SHORT | 33 MHz |
使用部品資料(互換品と変更される場合があります) | ||||
品名 | 型番 | メーカ | サイズ | 備考 |
使用デバイスのデータシートはアルテラ社のこちらをごらんください。
APEX 240PIN のピン一覧(必ずしもCSP-021に使用可能と限りません)
EXCELファイルapex_pin.xls 2002/1/19 180K
旧資料
CSP-021B/C旧資料 |
内容 | タイプ | サイズ | 日付 | 備考 |
カタログ | 95K | 2002/04/03 | ||
回路図 | 68K | 2002/04/22 | ||
マニュアル | 304K | 2004/09/06 | 第8版 | |
マニュアル | 168K | 2002/05/09 | 第5版 |
旧バージョン(REV1)
CSP-021-100/200 |
内容 | タイプ | サイズ | 日付 | 備考 |
回路図 | 54K | 2001/6/21 | ||
マニュアル | 171K | 2001/10/19 | ||
基板図 | 302K | 2001/8/7 | ||
空きピン情報 | EXCEL | 49K | 2001/10/19 |
CSP-021-100/200バグ情報(2002/1/29)
240PIN(GND)のパターンがOPENになっています。外部引出しピンに引出されていますので、外部でしっかりと接続をお願いします。
45PIN(VCCIO)がOPENになっています。外部引出しピンに引出されていますので、外部でしっかりと接続をお願いします。
(※ご注意)弊社にて公開している回路図は、弊社製品の回路図です。間違いが含まれていることもあり得ます。推奨回路ということでは有りませんので、参考にされるときは自己責任にてお願いいたします。なお回路定数は回路図と製品と異なることがございます。