[製品資料]
内容 | タイプ | サイズ | 日付 | 備考 |
マニュアル(Ver.4.0) | 1232K | 2023/02/13 | Rev4 | |
回路図(D) | 245K | 2023/02/13 | Rev4 | |
ネットリスト(D) | TXT | 20K | 2023/02/13 | D基板 |
基板図(D) | 919K | 2023/02/13 | D基板 | |
ピン割付表(B) | XLS | 469K | 2011/11/11 | |
製品外形図(C) | 24K | 2009/12/15 | ||
SOPCBuilderによる設定例 | 353K | 2006/09/12 | SDRAM/SPI ROM/SRAM | |
その他共通資料はこちらをご覧下さい | ※各製品用に作成された 外形図面が優先します |
使用部品資料(互換品と変更される場合があります) | ||||
品名 | 型番 | メーカ | サイズ | 備考 |
使用コネクタ | FX10Aシリーズ | HIROSE | 1017K | ヒロセ資料より抜粋 |
SRAM | IDT71V016SA | IDT | 85K | |
SDRAM | MT48LC16M16A2P-6AIT:G | MICRON | 1107K | |
SDRAM | MT48LC16M16A2P-75-D | MICRON | 2512K | |
SERIAL-FLASH-ROM | M25P40 | ST | 544K | |
1.2V用電源IC | LTM4691EY#PBF | Analog Devices | 298K | Rev4 |
1.2V用電源IC | L6932D1.2 | ST | 352K | Rev3まで |
旧資料
内容 | タイプ | サイズ | 日付 | 備考 |
マニュアル(Ver.3.0) | 1283K | 2020/02/26 | Rev3 | |
回路図(C5) | 236K | 2020/02/26 | Rev3 | |
ネットリスト(C3) | TXT | 20K | 2014/03/06 | |
基板図(C) | 2053K | 2005/11/01 | ||
マニュアル(Ver.2.3) | 626K | 2014/04/22 | ||
回路図(C4) | 176K | 2014/04/22 | ||
マニュアル(Ver.2.2) | 573K | 2011/11/11 | 誤植の修正 | |
回路図(C3) | 170K | 2014/03/06 | ||
回路図(C2) | 156K | 2011/11/08 | 誤記のため削除。C3を参照下さい | |
ネットリスト(C2) | TXT | 22K | 2011/11/11 | 誤記のため削除。C3を参照下さい |
ボード上の配線長さデータ | XLS | 57K | 2006/03/30 | ご参考用 |
ピン割付表(A) | XLS | 79K | 2008/07/14 | クロックの情報を追加 |
回路図(C1) | 152K | 2007/08/10 | ||
マニュアル第4版(Rev2) | 1032K | 2009/12/15 | ||
回路図(C) | 150K | 2005/10/04 | ||
マニュアル(第2版) | 488K | 2005/11/24 | ||
マニュアル第3版(Rev2) | 794K | 2007/08/08 | 誤植の為 | |
ピン割付表 | XLS | 68K | 2005/10/20 | |
マニュアル(初版) | 235K | 2005/10/27 |
(※ご注意)弊社にて公開している回路図は、弊社製品の回路図です。間違いが含まれていることもあり得ます。推奨回路ということでは有りませんので、参考にされるときは自己責任にてお願いいたします。なお回路定数は回路図と製品と異なることがございます。