クリックして拡大
ブロック図
クリックして拡大
|
FPGAの概要 |
XC3S200A |
System Gates |
200K |
Logic Cells |
4,320 |
Maximum Distributed RAM Bits |
28 K |
Total Block RAM Bits |
288 K |
Maximum user I/O pins(Device) |
68 |
Maximum user I/O pins(Board) |
48 |
Multipliers |
16 |
DCMs |
4 |
■ XC3S200A-4VQG100Cを搭載
■ 48本のIOピン(4本はLED兼用)と6本の入力ピンを外部接続
■ 汎用LEDを4個(外部引き出しIOピンと兼用)
■ コンフィギュレーションROM搭載
■ クロック 50MHz
オプションでECS-300実装可能(72KHz,18.432MHz)
ECS-300がディスコンとなりました
■ FPGAへのコンフィギュレーションとROMへのISPが可能な7ピンJTAGコネクタ装備
■ JTAG Buffer回路で、安定したダウンロードを実現
■ 3.3V単一電源
1.2Vをボード内で生成
■ コンフィギュレーション用リセット回路
■ セミカードサイズ: 54mmX53mm
■ 4層基板
■RoHS指令対応
その他のカードサイズボードはこちらです |
その他のExtended Spartan-3A使用ボードはこちらです |
|