クリックして拡大
|
FPGAの概要 |
XC5VLX30 |
XC5VLX50 |
XC5VLX85 |
XC5VLX110 |
Slices |
4,800 |
7,200 |
12,960 |
17,280 |
Logic Cells |
30,720 |
46,080 |
82,944 |
110,592 |
Maximum Distributed RAM Bits |
320 K |
480 K |
840 K |
1,120 K |
Total Block RAM Bits |
1,152 K |
1,728 K |
3,456 K |
4,608 K |
Maximum user I/O pins(Device) |
400 |
440 |
440 |
440 |
Maximum user I/O pins(Board) |
128 |
128 |
128 |
128 |
DCMs |
4 |
12 |
12 |
12 |
PLLs
|
2 |
6 |
6 |
6 |
DSP48As |
32 |
48 |
48 |
64 |
■ Virtex-5(XC5VLX)の676ピンBGAチップ搭載
■ 豊富なI/Oを外部引き出し(128pin)
■ コンフィギュレーションSPI-ROM 搭載
Micron: M25P16 (LX30/LX50) または M25P32 (LX85/LX110)
■ SDRAM搭載 MT48LC16M16A2BG-7E (256Mb: 4Mb x16bit幅 x4 banks)
■ クロック 50MHz、外部入力可能
■ FPGAへのコンフィギュレーションとROMへのISPが可能な7ピンJTAGコネクタ装備
■ JTAG Buffer回路内蔵
■ 汎用LED 2個
■ 汎用スイッチ 1個
■ 3.3V単一電源 1.0V、2.5Vをボード内で生成
■ VCCO専用入力 1系統(製造時3.3Vで検査)
■ コンフィギュレーション用リセット回路
■ 8層基板を採用
■ I/Oの配線長コントロール(メモリは別途管理)
CNA |
CNB |
LVDS用
ターミネータ
実装可能数* |
B基板 |
IOA0-63: MAX 24mm MIN 20mm |
IOB0-63: MAX 20mm MIN 17mm |
16 |
*全てのI/OがLVDS対応ではありません。
詳細は、製品資料のエクセルファイルをご覧下さい。
■ ハーフカードサイズ
54mmX43mm
RoHS指令対応
その他のカードサイズボードはこちらです |
その他のVirtex-5使用ボードはこちらです |
[ZKB-031KIT]
|