クリックして拡大 |
FPGAの概要 |
XC6SLX45 |
XC6SLX75 |
XC6SLX100 |
XC6SLX150 |
Slices |
6,822 |
11,662 |
15,822 |
23,038 |
Logic Cells |
43,661 |
74,637 |
101,261 |
147,443 |
Maximum Distributed RAM Bits |
401 Kb |
692 Kb |
976 Kb |
1,355 Kb |
Total Block RAM Bits |
2,088 Kb |
3,096 Kb |
4,824 Kb |
4,824 Kb |
Maximum user I/O pins(Device) |
316 |
280 |
326 |
338 |
Maximum user I/O pins(Board) |
100 |
100 |
100 |
100 |
DSP Slices |
58 |
132 |
180 |
180 |
FPGA概要の詳細はXILINX社Spartan-6のページをご覧ください。
■ XC6SLX45-2FGG484C XC6SLX75-2FGG484C
XC6SLX100-2FGG484C XC6SLX150-2FGG484Cを搭載
■ 豊富なI/Oを外部引き出し(100本)
■ オンボードクロック 搭載
30MHz、50MHz(LVTTL)
■ 外部クロック入力 可能
ユーザIOコネクタ(CNA/CNB)
MMCXペア
■ コンフィギュレーションSPI-ROM 搭載
Micron: M25P32 (LX45/LX75) または M25P64 (LX100/LX150)
iMPACTからISP可能
■ 7ピンJTAGコネクタ装備
FPGAへのコンフィギュレーション
コンフィギュレーションSPI-ROMへのISP
JTAG Buffer回路で、安定したダウンロードを実現
■ 3.3V単一電源動作
1.2Vをボード内で生成
■ 8つの汎用LED
■ 3つの汎用スイッチ
プッシュボタンスイッチ x2
DIPスイッチ x1
■ VCCOを分離(CNB) (製造時には3.3Vでテスト)
■ VREF入力可能(CNB) (製造時にテストされません)
■ コンフィギュレーション用リセット機能
■ 8層基板を採用
■ I/Oの配線長コントロール
CNA |
CNB |
LVDS用
ターミネータ
実装可能数 |
A基板 |
IOA0-49:
MAX 45mm
MIN 39mm |
IOB0-49:
MAX 43mm
MIN 39mm |
17 |
- 全てのI/OがLVDS対応ではありません
- 各I/O規格について、FPGAの資料などを元にユーザにて検討をお願いします
■ クレジットカードサイズ
54 x 86mm
■RoHS指令対応
その他のカードサイズボードはこちらです |
その他のSpartan-6使用ボードはこちらです |
[ZKB-031KIT]
|